节点文献

基于FPGA的数字复接器的设计与实现

Design and Implementation of Digital Multiplexer Based on FPGA

【作者】 肖勇军

【导师】 金伟正;

【作者基本信息】 武汉大学 , 信号与信息处理, 2004, 硕士

【摘要】 本课题是武汉大学国防研究院与中国空间技术研究院合作项目“成像地检设备的研制与设计”的一部分。该设备接受CCD相机的88路10bit/10MHz的图像数据并进行存储和滚动实时显示,控制CCD相机的调焦、定标及级数,使CCD相机与设备协同工作,实现对目标的成像。本课题属于是该系统的前端处理部分,它的主要功能是接受来自CCD相机的88路10bit/10M的视频信号,对其中的每四路信号进行合成,得到一路10bit/40M的视频信号,然后将合成后的22路信号输出给后端处理单元。 本文主要讨论了现阶段数字复接的一些相关理论,本设计的具体特点,以及如何通过FPGA对该系统进行实现。主要包括的相关内容有:信号的预处理与后续处理,信号同步,数字复接,以及系统合成等内容。 主要的开发平台是Xilinx的ISE5.2开发环境,并辅之于第三方的仿真综合软件。仿真采用的是Model Sim5.5d,综合采用的是Synplify pro 7.1。

【Abstract】 This subject is a part of "Imaging Inspection for Ground System "which belongs to one project of Wuhan University National Defence Academe cooperating with China Space Technology Academe. The whole system receive 88 channels image data of 10bit/10MHz come from CCD, save and display it at the same time. This subject is the pre-processing part of the whole system, it receives 88 channels image data of 10bit/10MHz come from CCD and composes four branches signal into one channel signal that is image data of 10bit/40MHz.This paper mainly discusses some theory about digital multiplexer, the paper’s difference with other multiplexer, and how to implement the design using the FPGA. The content mostly refers to signal pre-processing and post-processing, signal synchronization, digital multiplexer, and system integration.The paper develops it in the Xilinx ISE 5.2 environment, and the assistant tool is used to simulation and synthesis, which is Model Sim5.5d for simulation and Synplify pro 7.1 for synthesis.

【关键词】 复接分接FPGACCD同步
【Key words】 multiplexerdemultiplexerFPGACCDsynchronization
  • 【网络出版投稿人】 武汉大学
  • 【网络出版年期】2004年 04期
  • 【分类号】TN792
  • 【被引频次】2
  • 【下载频次】533
节点文献中: